返回頂部

集成電路/650GI41L
商品型號:650GI41L

參考起售量(pcs)參考價格
品牌:ICST
封裝:-
貨期:30天
已售出: 64510個
庫存數量:0 個(可訂貨)

  • 商品名稱:650GI41L
  • 商品品牌:ICST
  • 商品類別:集成電路
  • 二級分類:集成電路
  • 商品型號:

    650GI41L

  • 封裝規格:-
  • 商品編號:ACE184271255
  • 商品重量:0.000100kg
650GI41L中文資料
650GI41L中文資料第3頁精選內容:擴頻時鐘合成器 MDS 650-41 F. 3修訂082305集成電路系統公司 ● 加利福尼亞州圣何塞525 RACE STREET ● 電話(408)297-1201 ● WWW.ICST.COM ICS650-41引腳說明外部組件去耦電容與任何高性能混合信號IC一樣, ICS650-41必須與系統電源隔離噪音表現最佳.必須連接0.01μF的去耦電容在每個VDD和PCB接地層之間.系列終端電阻超過一英寸的時鐘輸出走線應使用串聯終止.系列終止50 Ω軌跡(A常用的走線阻抗),放置一個33 Ω電阻與時鐘線串聯,盡可能接近時鐘輸出盡可能引腳.時鐘的標稱阻抗輸出是20 Ω.晶體負載電容器器件的晶體連接應該包括焊盤小電容從X1到地以及從X2到地面.這些電容器用于調整雜散名義上與電路板電容相匹配所需的晶體負載電容.因為負載電容只能在這個微調中增加過程中,保持雜散電容至關重要通過使用非常短的PCB走線(并且沒有過孔)晶體和器件之間.晶體電容器必須從每個引腳X1和X2連接到地面.這些晶體蓋的值(單位:PF)應該相等 (C L -6 PF)* 2. 在這個等式中,C L =晶體負載電容為PF.例如:對于16 PF的晶體負載電容,每個晶體電容將是20 PF [(16-6)×2] = 20.銷數引腳名稱銷類型引腳說明 1 X1 / CLKIN輸入晶體輸入.將此引腳連接至25 MHZ晶振或外部輸入時鐘. 2 FS0輸入選擇引腳0.內部上拉電阻.請參閱第2頁上的表格. 3 FS1輸入選擇引腳1.內部上拉電阻.請參閱第2頁上的表格. 4 SS_EN輸入擴頻允許引腳.內部上拉電阻.啟用=高.五 VDD功率連接到+ 3.3V. 6 GND功率接地. 7 FS3輸入選擇引腳3.內部上拉電阻.請參閱第2頁上的表格. 8 48M產量固定48 MHZ輸出.三態時內部下拉弱. 9 50公尺產量擴頻輸出.三態時內部下拉弱. 10 VDDO功率連接至+2.5 V. 11 GND功率接地. 12 VDD功率連接到+ 3.3V. 13 FS2
650GI41L關聯型號
機譯版中文資料(1/10) 英文原版數據手冊(1/10)

*650GI41L中文資料的內容均為機器翻譯結果,僅供參考

共10頁,到第
河南泳坛夺金近500期