返回頂部

集成電路/ICS5314BI01L
商品型號:ICS5314BI01L

參考起售量(pcs)參考價格
品牌:ICST
封裝:-
貨期:30天
已售出: 61728個
庫存數量:0 個(可訂貨)

  • 商品名稱:ICS5314BI01L
  • 商品品牌:ICST
  • 商品類別:集成電路
  • 二級分類:集成電路
  • 商品型號:

    ICS5314BI01L

  • 封裝規格:-
  • 商品編號:ACE184272054
  • 商品重量:0.000100kg
ICS5314BI01L中文資料
ICS5314BI01L中文資料第9頁精選內容: 85314BGI-01 WWW.ICST.COM/PRODUCTS/HIPERCLOCKS.HTML REV. E 2005年9月23日 9集成電路 SYSTEMS,INC. ICS85314I-01 L OW S KEW ,1- 至 -5 D IFFERENTIAL - 至 -2.5V / 3.3V LVPECL F ANOUT B UFFER 推理 信息 F IGURE 2. S INGLE E NDED S IGNAL D RIVING D IFFERENTIAL I NPUT圖2顯示了差分輸入如何接線單端水平.參考電壓V_REF = V CC / 2是由偏置電阻R1,R2和C1產生.這個偏置電路應盡可能靠近輸入引腳.比例 W 將 D IFFERENTIAL I NPUT傳送 給 CCEPT S INGLE E NDED L EVELS可能需要調整R1和R2的位置來放置V_REF輸入電壓擺動的中心.例如,如果輸入時鐘擺幅只有2.5V和V CC = 3.3V,V_REF應為1.25V和R2 / R1 = 0.609. V_REF R1 1K C1 0.1U R2 1K單端時鐘輸入 CLK NCLK VCC 我 NPUTS : CLK I NPUT :對于不需要使用時鐘輸入的應用程序,它可以懸空.雖然不是必需的,但額外的保護,1K Ω電阻可以從CLK輸入端連接到地面. CLK / NCLK I NPUT :對于不需要使用差分輸入的應用, CLK和NCLK都可以懸空.雖然不是必需的,但為了額外的保護,1K Ω電阻可以連接起來 CLK接地. LVCMOS C ONTROL P INS :所有控制引腳都具有內部上拉或下拉;額外阻力不是必需的,但可以額外添加保護. 1K Ω電阻可以使用. 關于 未使用的 NPUT和 OTPUT P INS的 修正案 O UTPUTS : LVPECL O UTPUT所有未使用的LVPECL輸出都可以懸空.我們建議不要附上任何痕跡.雙方的差分輸出對應懸空或終止.
ICS5314BI01L關聯型號
機譯版中文資料(1/10) 英文原版數據手冊(1/10)

*ICS5314BI01L中文資料的內容均為機器翻譯結果,僅供參考

共10頁,到第
河南泳坛夺金近500期